本帖最后由 ayamiyoku 于 2013-4-3 23:14 编辑
刚考完不久,尽量回忆一下所有题目,希望对未来考研的兄弟姐妹们有帮助,如果有记错的还请指正。(选择填空实在是回忆不全) 总共七道大题,第一道选择,第二道填空,后面都是解答、设计题。 一、选择(共8道,只想起来3道,如果大家觉得没什么帮助可以忽略) 1.八位二进制码转换为格雷码。 2.用()门将D触发器修改为T触发器。 3.给出俩逻辑函数(最小项表示),判断它们之间的关系(相等、对偶还是其它)。 二、填空(回忆起来6道) 1.纯小数十进制数化为八进制,整数十进制数化为十六进制(还是二进制来着?)。 2.已知Vol,Voh,Vil,Vih,求CMOS高电平噪声容限。 3.为构成较大区域的RAM区,需___块小区域的RAM芯片。(具体数据记不清) 4.n级环形计数器有___个有效状态。 5.BCD码转换为二进制码。 6.两个最大项之和,两个最小项之积。 7.有道关于CMOS门的,想不起来了。 解答,设计题: 三、将一逻辑式(最小项表示,有无关项)分别化简为与或式,或与式;两个式子相等么,如果不等请指出原因。(原因:有些无关项在两个式子中做不同的角色,0或1) 四、画图题,有两个小题: 1.用场效应管搭逻辑式(A+BC)’。 2.记不太清了,好像可以看出是一个可自启动的三进制计数器,要画状态转换图,画随时种变化的输出波形。 五、两个小题: 1.一个逻辑式,判断有无竞争-冒险,修改设计消除冒险。 2.三个JK触发器组成的一个异步计数器,写出驱动、转移方程,问它是个几进制计数器。 六、设计,两个小题: 1.用两个85(四位二进制加法器)做一个8421BCD码的减法器。 2.做一个可控制的计数器,有如下功能: (1)C=0时,加法计数;C=1时,减法计数; (2)M=0时,三进制计数;M=1时,四进制计数。 七、设计: 将一个16*4 ROM中的数据串行输出来。 大致题目就是上述的,有些记错的还请指正,知识点大部分都能在林生译的那本《数字设计原理与实现》上找到。 (PS:感谢4L、6L的同学提醒,这个是通院的。。不是抗干扰的)
|